PERANCANGAN DAN IMPLEMENTASI MODULATOR OFDM (1024)-STBC(4X4) DENGAN TEKNIK KOMPUTASI PIPELINE BERBASIS PENGKODEAN VHDL

Efa Maydhona Saputra

Informasi Dasar

69 kali
211100013
621.384
Karya Ilmiah - Thesis (S2) - Reference

ABSTRAKSI: Ketersediaan memori, register, dan komponen logika pada FPGA seri terbaru, kini sudah lebih besar dari pada FPGA seri terdahulu. Teknik komputasi pipeline yang dulu tidak populer karena membutuhkan resource dalam jumlah besar, sekarang sudah mungkin untuk direalisasikan. Perjalanan penelitian perangkat telekomunikasi berbasis VHDL-FPGA sudah harus beranjak dari komputasi serial menuju komputasi pipeline karena sudah didukung oleh resource FPGA yang besar.
Pada penelitian ini, dilakukan perancangan modulator OFDM-STBC dan Mapping 16-QAM pada sisi pemancar. OFDM pada sistem yang dibuat menggunakan IFFT-1024 5 stage dengan menerapkan persamaan radix-4 1024 dan skema STBC menggunakan multi antena 4x4 rate ½ dimana untuk setiap 4 simbol yang dikirim, masing-masing antenna mengirimkan 8 simbol pada periode waktu tertentu. Perancangan dilakukan dengan teknik komputasi pipeline dimana titik berat perancangan pipeline ada pada blok control generator sebagai time synchronization dan data freezer pada output tiap blok. Penelitian ini menggunakan FPGA kintex-7 XC7K325T-3FFG900 menggunakan bahasa VHDL. Simulasi proses kerja IFFT, Mapping, dan STBC menggunakan Ms.Excel yang diverifikasi oleh Matlab. Desain bahasa VHDL dibuat menggunakan Altium Designer dan disimulasikan menggunakan Modelsim yang diverifikasi oleh Ms.Excel. Coding VHDL diload kedalam FPGA menggunakan Xilinx ISE 14.2 dan keluaran sistem ditampilkan pada Chipscope.
Hasil verifikasi output simulasi sistem keseluruhan dengan menggunakan Matlab tidak menunjukkan adanya kesalahan pada desain. Namun hasil implementasi sistem keseluruhan belum sesuai dimana kesalahan terjadi pada blok IFFT dan atau STBC. Realisasi OFDMSTBC dan Mapping 16-QAM menggunakan 17-bit fixed point menghabiskan resource FPGA sebesar 65% slice register, 17% Slice LUTs, 557 dari 303959 fully used LUT-FF pairs, 21% bonded IOBs, 1% Block RAM, 40% BUFG/BUFGCTRLs, 8% DSP48E1s dan dengan clock internal sebesar 100 MHz, sistem yang dibuat menghasilkan bitrate 50 Mbps.Kata Kunci : FPGA, Pipeline, 16-QAM, IFFT-1024, STBC 4x4, VHDL.ABSTRACT: New series of FPGA has more memory, register, and logic component than the old one. Pipeline computation which was not popular because need a lot of resource of FPGA, is now possible to realize. Telecommunication research based on VHDL-FPGA has to move from serial computation to pipeline computation because now we have a big number of resources in single FPGA chip.
This research designs an OFDM-STBC modulator with 16-QAM Mapping on transmitter side. The OFDM system uses IFFT-1024 5 stages with radix-4 formula in it and the STBC system is designed for 4x4 antennas with code rate ½ which each 4 symbols will be transmitted, each antenna send 8 symbols in a period of time. Pipeline computation method is used in designing the whole system which two focuses of this method are time synchronization applied by control generator block and data freezer at the end of each block. All blocks in this research are applied using VHDL language and implemented in Kintex-7 XC7K325T-3FFG900 FPGA. Mapping, STBC, and IFFT work process are simulated by Ms.Excel and verified by Matlab. VHDL code is created using Altium Designer and simulated in Modelsim with Ms.Excel as verifier. VHDL code then loaded into FPGA using Xilinx ISE 14.2 and analyzes using Chipscope.
Simulation result of integration all blocks verified by Matlab does not show any error. But implementation result shows that there is error occured in IFFT and or STBC block. Realization OFDM-STBC and 16-QAM mapping using 17 bits of fixed point data type, require 65% slice registers, 17% slice LUTs, 557 of 303959 of fully used LUT-FF pairs, 21% bonded IOBs, 1% Block RAM, 40% BUFG/BUFGCTRLs, and 8% DSP48E1s of FPGA resource. Using 100 MHz of internal clock FPGA will result 50 Mbps system bit rate.Keyword: FPGA, Pipeline, 16-QAM, IFFT-1024, STBC 4x4, VHDL.

Subjek

WIRELESS
 

Katalog

PERANCANGAN DAN IMPLEMENTASI MODULATOR OFDM (1024)-STBC(4X4) DENGAN TEKNIK KOMPUTASI PIPELINE BERBASIS PENGKODEAN VHDL
 
 
Indonesia

Sirkulasi

Rp. 0
Rp. 0
Tidak

Pengarang

Efa Maydhona Saputra
Perorangan
Rina Pudji Astuti, Iswahyudi Hidayat
 

Penerbit

Universitas Telkom
Bandung
2013

Koleksi

Kompetensi

 

Download / Flippingbook

 

Ulasan

Belum ada ulasan yang diberikan
anda harus sign-in untuk memberikan ulasan ke katalog ini