DESAIN DAN SIMULASI PHASE LOCK LOOP (PLL) BERBASIS DIRECT DIGITAL SYNTHESIS (DDS) PADA RADAR FMCW (FREQUENCY MODULATED CONTINOUS WAVE)

FUGUH PRASETYO YUDANTO

Informasi Dasar

111040160
621.382 16
Karya Ilmiah - Skripsi (S1) - Reference

ABSTRAKSI: FMCW (Frequency Modulated Countinous Wave) radar merupakan sistem radar yang memancarkan sinyal kontinu termodulasi FM (Frequency Modulated) dengan komponen frekuensi dari sinyal transmit berubah secara linier. Sinyal kontinu termodulasi FM (Frequency Modulated) pada radar FMCW bisa dibangkitkan dari kombinasi antara Phase Lock Loop (PLL) dengan Direct Digital Synthesis (DDS) yang difungsikan sebagai linear frequency synthesis.
Pada tugas akhir ini dilakukan desain dan simulasi PLL berbasis DDS untuk diaplikasikan pada radar FMCW. Penggabungan PLL dengan DDS dapat meningkatkan kepresisian frekuensi keluaran yang dihasilkan. Penelitian ini dilakukan dengan mensimulasikan PLL berbasis DDS menggunakan kondisi N-bit accumulator yang berbeda. Penelitian ini juga memperlihatkan proses deteksi objek pada radar FMCW itu sendiri.
Hasil Penelitian ini menunjukkan bahwa performansi keluran PLL berbasis DDS bergantung dari besarnya N-bit accumulator yang dipergunakan. Nilai keluaran PLL berbasis DDS memiliki kepresisian tinggi saat memakai 32-bit accumulator. Dengan memperbesar N-bit accumulator nilai frekuensi keluaran PLL berbasis DDS yang dihasilkan semakin presisi.Kata Kunci : -ABSTRACT: FMCW (Frequency Modulated Continous Wave) is a radar system which transmit the linearly varying FM modulated signal. The modulated FM signal on FMCW is generated from the combination between PLL (Phase Lock Loop) and DDS (Direct Digital Synthesis) which can be used for linear frequency synthesis.
In this journal, the desain and simulation of PLL based on DDS for radar application are discussed. The combination of PLL and DDS increase the resolution of output frequency. The project is done by simulating the PLL based on DDS using different N-bit accumulator condition. This project also show object range detection process on the FMCW itself.
The result show that the output performance of PLL based on DDS depend on the number of N-bit accumulator. The output value of PLL based on DDS have the high precision when we use 32-bit accumulator. By increasing N-bit accumulator, the output frequency of PLL based on DDS provide better precision.Keyword: -

Subjek

Transmisi Telkom
 

Katalog

DESAIN DAN SIMULASI PHASE LOCK LOOP (PLL) BERBASIS DIRECT DIGITAL SYNTHESIS (DDS) PADA RADAR FMCW (FREQUENCY MODULATED CONTINOUS WAVE)
 
 
Indonesia

Sirkulasi

Rp. 0
Rp. 0
Tidak

Pengarang

FUGUH PRASETYO YUDANTO
Perorangan
Bambang Sumajudin, Arief Suryadi
 

Penerbit

Universitas Telkom
Bandung
2009

Koleksi

Kompetensi

 

Download / Flippingbook

 

Ulasan

Belum ada ulasan yang diberikan
anda harus sign-in untuk memberikan ulasan ke katalog ini